# Tema 7 - Stabilizator de tensiune cu Element de Reglaj Serie (ERS)

Să se **proiecteze și realizeze** un **stabilizator de tensiune** cu ERS având următoarele caracteristici:

- ♦ Tensiunea de ieşire reglabilă în intervalul:
  - 2N÷ 2,5N [V] pentru N∈[1...4];
  - 0,5 N÷ N [V] pentru N∈[5...30];
- ♦ Element de reglaj serie;
- Sarcina la iesire 50N[Ω];
- ♦ Deriva termică < 2mV/°C;</p>
- ◆ Protecție la suprasarcină prin limitarea temperaturii tranzistorului element de reglaj serie la 100°C, si a curentului maxim la 0,4A;
- ♦ Tensiune de intrare în intervalul:
  - 4N÷4,5N pentru N∈[1...4];
  - 1,8N÷2N pentru N∈[5...30]
- ◆ Domeniul temperaturilor de funcţionare: 0º-70ºC (verificabil prin testare în temperatură);
- Amplificarea în tensiune minimă (în buclă deschisă) a amplificatorului de eroare: minim 200;
- Semnalizarea prezenței tensiunilor de intrare/ieșire cu diodă de tip LED.

Circuitul va fi proiectat și realizat sub forma unui modul electronic a cărui structură de interconectare va fi concepută în:

- a) Tehnologie SMT & PCB (max. 100 puncte) sau,
- b) Tehnologie THT & perfo-board (max. 70 puncte)

# a) Realizarea în tehnologie SMT & PCB (max. 100 puncte)

-un prim pas spre certificarea profesionalismului-

Pentru tehnologia SMT & PCB, circuitul va fi realizat sub forma unui modul electronic a cărui structură de interconectare (PCB) va respecta următoarele **cerințe de proiectare**:

- ◆ Dimensiunile PCB: 40mm x 40mm;
- ♦ Material FR4, **dublu strat**/ grosimea foliei de cupru 18 µm, grosimea plăcii 1,6 mm;
- ◆ Toate componentele se vor plasa pe faţa superioară a plăcii, TOP;
- ♦ Componente pasive SMD chip 0805;
- ♦ Se pot folosi numai tranzistoare bipolare şi TEC-MOS în capsule SMD (SOT 23, D-PAK). Tranzistoarele TEC-J pot fi utilizate numai dacă se justifică necesitatea acestora.
- ◆ Puncte de test: dreptunghiulare, maxim 4 justificate de planul de testare;
- ♦ Originea (punctul de coordonate (0,0)) va fi plasat în colţul din stânga-jos al plăcii de cablaj imprimat, astfel toate elementele proiectului vor avea coordonate pozitive;
- ◆ Faţă de marginea plăcii, se va păstra o gardare ("clearance") de 1 mm; aici nu vor fi plasate componente, trasee, texte, etc.;
- Placa va fi prevăzută cu 2 markeri fiduciali globali pe layerul TOP, la distanța de 200 mil față de marginea plăcii, plasați convenabil; acești markeri vor exista și pe layerul Solder Paste Top (suprapuși peste cei de pe TOP); vor fi utilizați în momentul alinierii șablonului cu placa. Marcajul fiducial va fi un cerc cu diametru de 1 mm pe layerul respectiv, aflat într-un spațiu circular de diametru minim dublu față de cercul interior, în care nu se va afla nimic pe nici un layer;

- ♦ Se va acorda o atenţie sporită layer-ului Mască de inscripţionare (Silk Screen); acesta nu trebuie să se regăsească pe pad-urile componentelor;
- ♦ Se va genera un nou layer neelectric, MECANIC. Acesta va conţine: conturul plăcii, desenul de găurire ("drill drawing") şi tabelul de găurire ("drill chart/table", "drill legend"), o secţiune transversală prin circuitul imprimat proiectat ("layer stack-up") şi informaţiile mecanice necesare pentru fabricaţia PCB;
- ♦ Cotele de gabarit/dimensiunile plăcii nu trebuie să se regăsească pe layer-ul electric TOP; acestea, dacă există, se vor plasa pe un layer neelectric mecanic;
- ◆ Placa va fi prevăzută cu elementele de identificare ale proiectantului (nume, prenume, grupă, CEF2-P 2024-2025).

Pentru traseele de interconectare se dau următoarele lăţimi:

- ◆ Curent de 1A 26 mil;
- ◆ Curent de sute de mA 18 mil;
- ♦ Semnal 16 mil.

Spaţierea, în toate cazurile, va fi de 14 mil.

Găurile de trecere pentru semnale (vias-uri) vor avea diametrul de 0,4 mm.

Fișierele Gerber - standard 274X și fișierul Excellon trebuie să conțină următoarele informații:

- ♦ Conturul plăcii (board outline);
- ♦ Layer electric TOP;
- ◆ Layer electric BOTTOM;
- ◆ Layer neelectric Mască de inscripţionare (Silk Screen Top);
- ◆ Layer neelectric Mască de protecţie (Solder Mask Top şi Bottom);
- ◆ Layer neelectric Şablon (Solder Paste Top);
- ◆ Lista de aperturi şi fişierul de găurire.

### **!NOTĂ!** Cerințe de proiectare obligatorii:

- ◆ Dimensiunile PCB: 40mm x 40mm;
- ♦ Material FR4, dublu strat;
- ◆ Originea (punctul de coordonate (0,0)) va fi plasat în colţul din stânga-jos al plăcii de cablaj imprimat, astfel toate elementele proiectului vor avea coordonate pozitive;
- ♦ Dimensiunea traseelor și spațierea lor în concordanță cu specificațiile menționate.

Cerințele de proiectare urmăresc cunoașterea, respectarea și aplicarea standardelor IPC din industria electronică în cadrul realizării modulului electronic pentru Proiectul 1, după cum urmează:

**IPC-2221A, "Generic Standard on Printed Board Design"**, privind rutarea traseelor conductoare, spațierea între conductoare, dimensiunile pad-urilor pentru componentele SMD, prezența marcării și orientarea simbolurilor, prevederea punctelor de test și prevederea punților termice (unde este cazul);

**IPC-7527, "Requirements for Solder Paste Printing"**, pentru operația de depunere a pastei de contactare;

IPC-A-610, "Acceptability of Electronic Assemblies", pentru validarea operațiilor de plasare a componentelor și contactare propriu-zisă în vederea acceptabilității modulului electronic asamblat.

Aplicarea corectă a standardelor pe parcursul realizării modului în tehnologie SMT poate duce la obținerea unei certificări de inițiere în standardele IPC recunoscută de industria electronică (eliberare de certificat).

Pentru simulare și proiectare layout se va utiliza programul OrCAD – versiunea Lite (free) - atenție la limitările impuse! Software-ul poate fi descărcat de la adresa: LINK RESURSE CAD: **shorturl.at/frBVY** 

## Termene și barem:

a.1) Verificare pe parcurs - max. 50 pct.

Până la sfârșitul săptămânii a VII-a vor fi predate:

♦ Proiectarea şi simulările pe schema concepută de student.

Până la **sfârşitul săptămânii a X-a** vor fi predate:

- ♦ Fişiere Gerber pentru layout (standard 274X) şi fişierul Excellon;
- ♦ Lista de componente (Bill of Materials BOM).

Proiectarea corectă (analiza de circuit, simulări, BOM, layout-fișiere de fabricație), predarea la termen și realizarea prezentării asigură obținerea punctajului maxim de 100 de puncte (nota 10). Nerespectarea acestor termene atrage necalificarea pentru etapa de realizare practică a proiectului în tehnologie SMT & PCB, dar dă posibilitatea calificării în etapa de realizare practică a proiectului în tehnologie THT & perfo-board — în acest al doilea caz, nota maximă la disciplina Proiect 1 nu poate depăsi nota 7.

OBSERVAŢIE: Dupa predarea fişierelor Gerber şi Excellon, acestea vor fi verificate şi dacă nu îndeplinesc cerinţele de proiectare obligatorii menţionate în NOTĂ vor fi respinse, iar studenta/studentul nu se va califica pentru etapa de realizare practică SMT & PCB a proiectului! Proiectul va putea continua doar în varianta THT & perfo-board. Va fi obligatorie adăugarea unui plan de plantare pe perfo-board în documentaţia proiectului.

a.2) Verificare finală - max. 50 pct.

Verificarea finală se va desfășura începând cu săptămâna a XII-a. Punctajul final va fi acordat pentru verificarea funcțională a întregului proiect și documentarea completă a acestuia.

Se predă proiectul în varianta finală tipărită/variantă electronică încărcată pe Moodle. Se susține prezentarea orală a proiectului.

Componentele disponibile pentru realizarea proiectului se găsesc în Anexa a1.

# b) Realizarea în tehnologie THT & perfo-board (max. 70 puncte)

-un prim pas de la teorie la practică-

### Termene şi barem:

b.1) Verificare pe parcurs - max. 50 pct. – pentru cei calificați în etapa de fabricație pe perfo-board;

Până la sfârșitul săptămânii a VII-a vor fi predate:

♦ Proiectarea și simulările pe schema concepută de student.

#### Până la sfârșitul săptămânii a X-a vor fi predate:

- ◆ Lista de componente (Bill of Materials BOM);
- ◆ Plan de plantare pe perfo-board.

Proiectarea şi simulările corect realizate (analiza de circuit, simulări, BOM, plan de plantare pe perfo-board) precum şi predarea la termen asigură obţinerea punctajului maxim de 70 de puncte (nota 7). Nerespectarea acestor termene atrage nepromovarea proiectului şi, implicit, imposibilitatea de a participa la etapa de realizare practică şi testare din semestrul al II-lea. Activitatea de realizare practică şi testare va rămâne ca diferență pentru anul universitar următor.

### b.2 Verificare finală - max. 20 pct.

Verificarea finală se va desfășura începând cu săptămâna a XII-a. Punctajul final va fi acordat pentru verificarea funcțională a întregului proiect.

Se predă proiectul în varianta finală tipărită/variantă electronică încărcată pe Moodle. Se susține prezentarea orală a proiectului.

Componentele disponibile pentru realizarea proiectului se găsesc în Anexa b1.

### CONȚINUTUL MINIM AL PROIECTULUI

- 1. Schema bloc a circuitului.
- 2. Schema electrică de detaliu și calculele de dimensionare pentru fiecare din blocurile componente ale schemei.
  - Se vor prezenta schemele electrice (cu elementele numerotate și valorile sau tipul componentelor). Pentru fiecare componentă va fi justificată alegerea valorii (sau tipului) pe baza relaţiilor de dimensionare disponibile.
  - Componentele pasive vor avea valori STANDARD (se va preciza şi tipul constructiv al componentei - de exemplu, pentru rezistoare, RBC, RPM, etc.). Dispozitivele semiconductoare vor fi de catalog.
  - Pentru TOATE componentele se demonstrează prin calcul funcționarea sigură (nedistructivă). De exemplu, pentru orice tranzistor bipolar se va arăta că nu se depășesc valorile maxime admisibile: I<sub>CMAX</sub>, V<sub>CEMAX</sub>, P<sub>dMAX</sub>, etc.
  - De asemenea se va demonstra prin calcul atingerea parametrilor funcționali impuși în tema de proiectare.
  - 3. Simulările PSPICE (fișierele .CIR, forme de undă, puncte statice de funcționare, etc.)
- 4. Imaginea generală a modulului în Layout (incluzând toate layer-ele/straturile electrice şi neelectrice: structura de interconectare, masca de inscripţionare, masca de protecţie, contur placă, etc.).
  - 5. Imaginea structurii de interconectare (layer electric TOP).
  - 6. Imaginea structurii de interconectare (layer electric BOT).
  - 7. Imaginea măştii de inscripționare (Layer neelectric Silk Screen Top).

- 8. Imaginea măştilor de protecţie (Layere neelectrice Solder Mask Top și Bottom).
- 9. Imaginea şablonului (Layer neelectric Solder Paste Top).
- 10. Imaginea layer-ului neelectric mecanic.
- 11. Un capitol care să includă un scurt manual de utilizare a circuitului proiectat de către potențiali beneficiari foaie de catalog.
- 12. Prezentare în Power Point a activitătii de proiectare/realizare (max. 10 minute).
  - Documentație referitoare la Proiectul de DCE se găsește la adresa: <u>www.dce.pub.ro</u>, în secțiunea <u>PROIECTE</u>.
- Documentație referitoare la realizarea PCB se găsește la adresa: RESURSE CAD http://shorturl.at/frBVY

#### Bibliografie:

- 1. P. R. Gray, P. J Hurst, S. H. Lewis, R. G. Meyer, *Analysis and Design of Analog Integrated Circuits*, J. Wiley & Sons, 2001;
- 2. G. Brezeanu, F. Drăghici, Circuite electronice fundamentale, Ed. Niculescu, București, 2013;
- 3. G. Brezeanu, F. Draghici, F. Mitu, G. Dilimot, *Circuite electronice fundamentale probleme*, Editura Rosetti Educational, Bucuresti, editia II–2008;
- 4. G. Brezeanu, F. Draghici, F. Mitu, G. Dilimot, *Dispozitive electronice probleme*, Editura Rosetti Educational, Bucuresti, 2009;
- 5. P. Svasta, V. Golumbeanu, C. Ionescu, Al. Vasile, *Componente electronice pasive Rezistoare, Proprietăți, Construcție, Tehnologie, Aplicatii.*, Ed. Cavallioti, Bucuresti 2011;
- 6. P. Svasta, Al. Vasile, Ciprian Ionescu, V. Golumbeanu, "Componente şi circuite pasive Condensatoare", Proprietăți, Construcție, Tehnologie, Aplicatii., Ed. Cavallioti, București 2010;
- 7. Norocel Codreanu, "Metode avansate de investigație a structurilor "PCB"", Modelare și simulare, integritatea semnalelor, Ed. Cavallioti, București 2009;
- 8. G. Băjeu, Gh. Stancu, Generatoare de semnale sinusoidale, Ed. Tehnică, Bucureşti, 1979;
- 9. D. Dascălu, A. Rusu, M. Profirescu, I. Costea, *Dispozitive și circuite electronice*, Ed. Didactică și Pedagogică, București, 1983;
- 10. A. M. Manolescu, A. Manolescu, *Analog Integrated Circuits*, Ed. Electronica 2000, Bucureşti, 2011;
- 11. D. Self, Audio Power Amplifier Design Handbook, Fourth edition, Newnes, 2006;
- 12. G. A. Rincon-Mora, Voltage References from Diodes to Precision High-Order Bandgap Circuits, John Wiley, 2001;
- 13. I. Ristea, C. A. Popescu, Stabilizatoare de tensiune, Ed. Tehnică, 1983;
- 14. M. Ciugudean, Proiectarea unor circuite electronice, Ed. Facla, 1983;
- A. Lăzăroiu, Ş. Naicu, Generatoare de semnal analogice şi digitale scheme practice, Matrixrom, 2000;
- 16. http://www.dce.pub.ro;
- 17. Norocel Codreanu, Ciprian Ionescu, Mihaela Pantazică, Alina Marcu, "Tehnici CAD de realizare a modulelor electronice suport de curs și laborator", Editura Cavallioti, PIM, Iași, Decembrie 2017;
- 18. http://www.cetti.ro/v2/tehnicicad.php;
- 19. http://www.cetti.ro/v2/labtie.php;
- 20. http://www.elect2eat.eu;
- 21. Harper C. A., "Electronic packaging and interconnection handbook", McGraw-Hill, 2000;

- 22. Coombs C. F., Jr., "Printed circuits handbook" ediţia a VI-a, McGraw Hill Professional, 1000 p., 2007, ISBN 978-0071510790;
- 23. Herniter M.E., Schematic Capture with Cadence Pspice, Prentice Hall, 2001;
- 24. Mitzner, K., Complete PCB design using OrCAD Capture and PCB editor, Newnes, 2009;
- 25. www.ipc.org.